Satu 118.7 MHz pengayun LC terkawal voltan (VCO) telah dibina dengan 0.18 um proses CMOS Silterra. Pengayun terkawal voltan ini dibina khas untuk kegunaan penerima FM. Pengayun ini memainkan peranan yang penting dalam penurun-tukaran frekuensi. Teknik penentuan frekeunsi LC yang telah dipilih mempunyai hingar fasa yang rendah, factor-Q yang tinggi and senang untuk dibina. Pengayun terkawal voltan ini menggunakan “differential architecture” untuk mendapatkan ayunan keluaran yang besar and memperbaiki nilai common-mode rejection ratio. Pengayun salingan pembezaan (differential cross-coupled oscillator) yang memggunakan dua litar penentuan frekeusi LC and satu litar penentuan frekeunsi LC akan diberi perhatian dalam projek ini. Saiz transistor, penggunaan kuasa, prestasi hingar fasa dan factor-Q boleh dioptimumkan berdasarkan permahaman litar pengayun terkawal voltan dan keluaran simulasi. Pengayun terkawal voltan ini menggunakan varactor diode dan induktor pasif yang diluar chip kerana komponen-komponen ini mempunyai faktor-Q yang tinggi. Prestasi hingar fasa sangat diutama dalam projek ini. NMOS diode telah digunakan untuk menentukan sama ada pengayun terkawal voltan yang dibina berfungsi dengan baik atau tidak. Semua kerja membina pengayun terkawal voltan dijalankan atas alat rekacipta Cadence. Peraturan rekacipta ditentukan oleh Silterra bagi Layout.
_________________________________________________________________________________________
A 118.7 MHz LC voltage-controlled oscillator (VCO) has been implemented on 0.18 μm CMOS process. The VCO has intended usage in FM receiver. It plays an important role in frequency down-conversion. The LC frequency determining technique is chosen to achieve low phase noise performance, high Q-factor and easy implementation. This VCO adapts differential architecture for bigger output swing and better common-mode rejection ratio. Single and Dual LC tank differential cross-coupled oscillator are given attention in this project and examined in detail. Optimization is made on device size, power consumption, phase noise performance and Q-factor based on understanding of the VCO and simulation result. The VCO uses off-chip varactor diode and inductor because they provide high Q-factor compare to on-chip component. In this project, phase noise performance is more emphasized. NMOS varactor is used to characterize the VCO design. All the VCO design is done on Cadence design tool. For Layout design rule is set by Silterra for 0.18 um technology.