(For USM Staff/Student Only)

EngLib USM > Ω School of Electrical & Electronic Engineering >

Rekabentuk satu gelung fasa terkunci dalam 2.7ghz dengan menggunakan 0.18μm teknologi cmos / Wong Soon Yee

REKABENTUK SATU GELUNG FASA TERKUNCI DALAM 2.7GHz DENGAN MENGGUNAKAN 0.18μm TEKNOLOGI CMOS_Wong Soon Yee_E3_2008_875002399_NI
Gelung Fasa Terkunci merupakan elemen yang amat mustahak dalam bidang komunikasi, sistem pengawal, dan sistem peralatan. Dalam projek ini, rekabentuk litar gelung fasa terkunci analog 2.7GHz adalah terdiri daripada pengesan fasa, pum cas, penuras gelung, dan pengayun terkawal voltan akan dibentangkan. Litar pengesan fasa merupakan jenis pendarab analog sukuan empat atau pendarab Gilbert Cell sementara penuras gelung pasif tertib kedua digunakan sebagai penuras gelung, dan litar pengayun terkawal voltan menggunakan pengayun jenis gelang peringkat ketiga. Litar gelung fasa terkunci yang terbina itu mengandungi 16 transistor dan jumlan tenaga digunakan adalah sebanyak 1.62mW. Semua simulasi bagi gelung fasa terkunci adalah berdasarkan perpustakaan model daripada SILTERA 0.18 teknologi CMOS dengan voltan bekalan sebanyak 1.8V._ Phase-locked loop (PLL) is an important element in communications, control systems, and instrumentation systems. In this project, the design of a 2.7GHz analog phase-locked loop is consisting of a phase detector (PD), charge-pump, loop filter, and voltage-controlled oscillator (VCO) is described. Topology of phase detector used is four-quadrant analog multiplier or Gilbert Cell multiplier, while second order passive loop filter is used for loop filter, and three stage ring oscillator as the VCO. Total number of transistors used for complete phase-locked loop is 16 transistors and total power consumption is 1.62mW. All the phase-locked loop simulation are using model library from SILTERA 0.18 CMOS technology with 1.8V supply voltage.
Contributor(s):
Wong Soon Yee - Author
Primary Item Type:
Final Year Project
Identifiers:
Accession Number : 875002399
Language:
English
Subject Keywords:
Phase-locked loop; phase detector; four-quadrant analog multiplier
First presented to the public:
1/5/2008
Original Publication Date:
1/26/2018
Previously Published By:
Universiti Sains Malaysia
Place Of Publication:
School of Electrical & Electronic Engineering
Citation:
Extents:
Number of Pages - 75
License Grantor / Date Granted:
  / ( View License )
Date Deposited
2018-01-26 15:58:31.826
Date Last Updated
2019-01-07 11:24:32.9118
Submitter:
Nor Hayati Ismail

All Versions

Thumbnail Name Version Created Date
Rekabentuk satu gelung fasa terkunci dalam 2.7ghz dengan menggunakan 0.18μm teknologi cmos / Wong Soon Yee1 2018-01-26 15:58:31.826